并行逻辑与串行逻辑

时间:2008-09-16

  逻辑设计中经常会遇到并行和串行逻辑的概念,并行逻辑通常需要大量的逻辑块输入,如图1所示。采用并行逻辑后,可以减少逻辑的级数,从而改善设计的性能,提高器件工作速度。并行逻辑的速度提高是以器件的资源利用率下降为代价的。

并行逻辑结构

  图1 并行逻辑结构

  串行逻辑需要多级组合逻辑,如图2所示。显然串行逻辑执行速度要比并行逻辑慢,因为它使用了较多的逻辑级数,但好处是器件内部的资源利用率高。

串行逻辑结构

  图2 串行逻辑结构

  并行逻辑和串行逻辑的典型HDL结构为“case”和“if……else”语句。如果需要提高器件的速度,在设计中就不要采用“i……else”语句。在综合工具中,对于这两种逻辑结构的优化处理可以通过选择基于“面积”或“速度”原则的参数设置来实现。
  


  
上一篇:测量数据的处理
下一篇:寄存器可提高器件的工作速度

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料