DCI技术

时间:2008-09-18

  随着FPGA设计速度不断提高,信号传输的质量(信号完整性)问题显得越来越重要.为了保证高速信号完整性,通常在印制电路板(PCB)上进行阻抗匹配,以减小信号的反射和振荡.尽管大量的匹配电阻保证了信号的完整性,但也增加了印制电路板的布线复杂度和成本,如图1所示,Xilinx但是导的数字化控制阻抗技术(XCITE)彻底解决了这方面的问题,通过使用数字控制阻抗(Digital Controlled Impedeance,DCI)技术,即通过设置每个Bank的VRP引脚的外部电阻(每个Ban只有两上)在Spartan-3器件内部实现阻抗匹配,从而大量减少了匹配电阻的数量,提高了板极系统的稳定性,如图2所示.

普通高速逻辑设计的阻抗匹配

  图1 普通高速逻辑设计的阻抗匹配

Spartan-3的阻抗匹配技术

  图2 Spartan-3的阻抗匹配技术

  使用DCI进行阻抗匹配的接口标准包括LVTTL、LVCMOSSSTL3-Ⅰ/Ⅱ、SSTL2-Ⅰ/Ⅱ、HSTL-Ⅰ/Ⅱ/Ⅲ/Ⅳ、GTL和GTL+。
  


  
上一篇:可编程输入/输出逻辑块(IOB)
下一篇:滤波器滤波后得到的信号检测

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料