EDA中的综合计时电路的系统设计要求
设计一个综合性的计时系统,要求能实现年、月、日、时、分、秒及星期的计数等综合计时功能,同时...
日期:2008-10-20阅读:1799
EDA中的综合计时电路的设计
根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计...
日期:2008-10-20阅读:2687
EDA中的系统总体组装电路的有关仿真
这里只给出了交通灯控制器的仿真图,如图1、图2所示。 如图1 JTDKZ,VHD...
日期:2008-10-20阅读:1665
EDA中的显示译码器的VHDL源程序
EDA中的显示译码器的VHDL源程序
日期:2008-10-20阅读:2666
EDA中的显示控制单元的VHDL源程序
显示控制单元的VHDL源程序
日期:2008-10-20阅读:1610
EDA中的25 s定时单元的VHDL源程序
25 s定时单元的VHDL源程序
日期:2008-10-20阅读:1781
EDA中的5 s定时单元的VHDL源程序
5 s定时单元的VHDL源程序
日期:2008-10-20阅读:1582
EDA中的45 s定时单元的VHDL源程序
45 s定时单元的VHDL源程序
日期:2008-10-20阅读:1557
EDA中的交通灯控制器JTDKZ的VHDL源程序
交通灯控制器JTDKZ的VHDL源程序
日期:2008-10-20阅读:2749
EDA中的交通控制器的系统设计方案
交通控制器拟由单片的CPLD/FPGA来实现,经分析设计要求,拟定整个系统由9...
日期:2008-10-20阅读:2183
EDA中的状态控制器系统扩展思路
(1)本微波炉控制器要求系统时钟CLK固定为1 Hz,而预置时间数据输入总线DA...
日期:2008-10-20阅读:2126
EDA中的状态控制器设计技巧分析
(1)在状态控制器KZQ中,利用状态机的设计方法简化了设计。 (2)在数...
日期:2008-10-20阅读:1576
EDA中的状态控制器系统的有关仿真
状态控制器KZQ、数据装载器ZZQ和烹调计时器JSQ的仿真分别如图1、如图2和如...
日期:2008-10-20阅读:2304
EDA中的显示译码器YMQ47的VHDL源程序
显示译码器YMQ47的VHDL源程序
日期:2008-10-20阅读:1590
EDA中的烹调计时器JSQ的VHDL源程序
烹调计时器JSQ的VHDL源程序
日期:2008-10-20阅读:1853
EDA中的数据装载器ZZQ的VHDL源程序
数据装载器ZZQ的VHDL源程序
日期:2008-10-20阅读:1701
EDA中的状态控制器KZQ的VHDL源程序
状态控制器KZQ的VHDL源程序
日期:2008-10-20阅读:1489
EDA中的显示译码器YMQ47的设计
本显示译码器YMQ47不但要对数字0~9进行显示译码,还要对字母d、o、n、E进...
日期:2008-10-20阅读:1905
EDA中的烹调计时器JSQ的设计
烹调计时器JSQ为减数计数器,其计时时间为59∶59。因此我们可用两个减计数...
日期:2008-10-20阅读:1808
EDA中的数据装载器ZZQ的设计
ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个...
日期:2008-10-20阅读:1615
EDA中的状态控制器KZQ的设计
状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信...
日期:2008-10-20阅读:1760
系统仿真/系统调试的方法
本系统既含有电压控制的La振荡源高频电路,又含有FPGA自编程硬件设计电路和单片机控制电路,整个...
日期:2008-10-14阅读:2250
FPGA的VHDL源程序
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
日期:2008-10-14阅读:1467
EDA中的密码锁控制电路的仿真
如图1、如图2分别是两个密码锁控制电路仿真结果图。其中如图1的仿真过程为先输入上锁密码“1234...
日期:2008-10-13阅读:1846
EDA中的密码锁输入电路的仿真
如图为密码锁输入电路的仿真结果图,图中的输出信号CLK_SCAN,C_DEBOUNCE是为便于仿真时观察中间...
日期:2008-10-13阅读:2393
系统设计总体方案
根据系统的设计要求,本系统可分为两大部分:电压控制La振荡源电路和压控La振荡源的测控和显示电...
日期:2008-10-13阅读:1961
系统扩展思路
(1)设计并制作系统工作的外围电路:信号发生器(正弦波、三角波、方波)、直流工作电源。 ...
日期:2008-10-13阅读:1874
系统的硬件验证/单元电路的调试
FPGA/CPLD数据采集电路的调试:使用MAX+plusⅡ10.0、计算机、GW48-CKEDA实验开发系统等软件和...
日期:2008-10-13阅读:1674
FPGA数据采集电路仿真图
图1 是FPGA数据采集电路VHDL程序设计仿真图。请读者自己对照程序进行仿真分析。 图1 FPGA数据...
日期:2008-10-13阅读:2185
EDA中的键盘输入去抖电路的仿真
如图为键盘输入去抖电路的仿真结果图,图中的输出信号QQ0,QQ1,D_0UT1,DD0,DD1是为便于仿真时...
日期:2008-10-13阅读:2871