系统的硬件验证/单元电路的调试

时间:2008-10-13

  FPGA/CPLD数据采集电路的调试:使用MAX+plus Ⅱ 10.0、计算机、GW48-CK EDA实验开发系统等软件和设备,对FPGA/CPLD坝刂控电路进行VHDL程序的调试、有关仿真以及编程,硬件测试等。

  单片机数据处理控制程序的调试:使用伟福6000(WAVE 6000 for windows)、计算机、伟福E6000L单片机仿真器及POD 8X5XP仿真头等软件和设备,对单片机数据处理控制程序进行调试。

  2.系统的联合调试

  在各个单元电路调试好后即可进行系统联调,各联调设备的连接请参考相关内容。

  3.系统的硬件验证

  系统联合调试成功后,可将单片机程序通过编程器固化到单片机中并插入EDA实验开发系统中的单片机插座上,将VHDL设计经过综合适配后的网表对CPLD/FPGA进行编程,输入相关的信号,并进行有关性能指标的测试,直到满足系统的设计要求为止。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)



  
上一篇:FPGA数据采集电路仿真图
下一篇:继电器的继电特性-继电器的返回系数

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料