HMC660LC4B基于SiGe BiCMOS工艺,设计用于对输入带宽高达4.5GHz的全幅1Vpp信号进行直接采样,时钟速率为3GHz。HMC660LC4B所采用的新颖设计拓扑可地兼顾带宽、线性度和保持模式馈通。该新颖拓扑结构还解决了其它跟踪保持电路中常见的输入带宽易受输入信号电压影响的问题。
对频率范围为20 MHz~4.5GHz的输入信号,在时钟频率为2GS/s下,HMC660LC4B具有的9bit采样保持模式线性度;在整个7GHz输出带宽范围内,其采样抖动小于85fs,保持模式馈抑制优于60dB,时域噪音的有效值(RMS)为1.04mV。HMC660LC4B采用符合RoHS指令要求的4×4mmSMT封装。
HMC660LC4B与现有的商用高速ADC完全兼容。因其具有宽频带、高线性度和的隔离等特点,HMC660LC4B可和高速ADC一道用于简化数字接收器的下变频信号信道,间接省除混频器、带通滤波和本地振荡器件。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。