当具有高阻抗终端的 PCB 走线与具有快速变化电压的走线(例如数字或时钟信号)相邻时,就会出现信号耦合问题。只需两条走线即可构建这种易于构建的 PCB 电容。这种噪声的原因是高速信号,例如电压随时间快速变化(V/t)的数字电平移位和高阻抗走线。
图 1显示了两条 PCB 走线;0.003 毫米或“d”是走线之间的距离,“L”是相邻的长度。此类 PCB 电容器的如下图所示,为例 1:
L = 1 英寸或 25.4 毫米e r = 4.8(FR4 PCB 材料)
新的电容器如下面的公式 1 所示:如何利用简单的布局规则解决 PCB 开关噪声如何利用简单的布局规则解决 PCB 开关噪声如何利用简单的布局规则解决 PCB 开关噪声这个电容值看起来很小,但让我们看看数字和模拟信号的后果。当一条走线有数字时钟信号时,该信号会以电流而非电压的形式耦合到其他走线。关键的时钟特性是走线的数字信号具有快速的上升和下降时间。另一个条件是接收走线具有高阻抗端接,例如缓冲器配置中放大器的输入(图 2)。
如何利用简单的布局规则解决 PCB 开关噪声运算放大器输出端的峰值电压如下面的公式 2 所示:
如何利用简单的布局规则解决 PCB 开关噪声如何利用简单的布局规则解决 PCB 开关噪声如何利用简单的布局规则解决 PCB 开关噪声运算放大器输入端的 1.86 GV 过载非常严重。看起来电路一到就坏了。但是,我们可以使用一些设计技巧让该电路恢复正常。免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。