灯光和 LED自动双输出显示

时间:2023-01-11
    该电路按顺序点亮十个灯泡,先一个方向,然后另一个方向,从而呈现出良好的视觉效果。在该电路中,门 N1 和 N2 构成振荡器
    该振荡器的输出用作 BCD 向上/向下计数器 CD4510 (IC2) 的时钟。根据其引脚 10 的逻辑状态,计数器向上或向下计数。
    在向上计数操作期间,IC2 的引脚 7 在达到第九个计数时输出低电平有效脉冲。类似地,在向下计数操作期间,您再次在引脚 7 处获得一个低电平脉冲。该引脚 7 的终端计数输出,在通过门 N3 反转后,连接到十进制计数器 IC3 (CD4017) 的时钟引脚 14,其被配置这里作为一个切换触发器,通过将其在引脚 4 的 Q2 输出返回到复位引脚 15。
    因此,IC3 的引脚 3 的输出在 IC2 的每个终端计数时交替变为逻辑 1 和逻辑 0 状态。初,IC3 的第 3 脚(Q0)为高电平,计数器处于递增状态。

    在达到第九次计数时,IC3 的引脚 3 变为低电平,结果 IC2 开始倒计时。当计数器达到 0 计数时,IC3 的 Q2 输出瞬间变为高电平以将其复位,从而使引脚 3 变为逻辑 1 状态,并且循环重复。IC2 的 BCD 输出连接到 1-of-10 译码器 CD4028 (IC4)。在 IC2 的递增操作期间,IC4 的输出从 Q0 到 Q9 依次变为逻辑高电平,从而依次触发双向晶闸管和 1 到 10 号灯泡。此后,IC2倒计时时,灯泡倒序点亮,呈现出美妙的视觉效果 IC3的3脚(Q0)为高电平,计数器处于递增状态。在达到第九次计数时,IC3 的引脚 3 变为低电平,结果 IC2 开始倒计时。当计数器达到 0 计数时,IC3 的 Q2 输出瞬间变为高电平以将其复位,从而使引脚 3 变为逻辑 1 状态,并且循环重复。IC2 的 BCD 输出连接到 1-of-10 译码器 CD4028 (IC4)。在 IC2 的递增操作期间,IC4 的输出从 Q0 到 Q9 依次变  为逻辑高电平,从而依次触发双向晶闸管和 1 到 10 号灯泡。此后,IC2倒计时时,灯泡倒序点亮,呈现出美妙的视觉效果 IC3的3脚(Q0)为高电平,计数器处于递增状态。在达到第九次计数时,IC3 的引脚 3 变为低电平,结果 IC2 开始倒计时。当计数器达到 0 计数时,IC3 的 Q2 输出瞬间变为高电平以将其复位,从而使引脚 3 变为逻辑 1 状态,并且循环重复。IC2 的 BCD 输出连接到 1-of-10 译码器 CD4028 (IC4)。在 IC2 的递增操作期间,IC4 的输出从 Q0 到 Q9 依次变为逻辑高电平,从而依次触发双向晶闸管和 1 到 10 号灯泡。

      此后,IC2倒计时时,灯  泡倒序点亮,呈现出美妙的视觉效果 从而将引脚 3 变为逻辑 1 状态,然后循环重复。IC2 的 BCD 输出连接到 1-of-10 译码器 CD4028 (IC4)。在 IC2 的递增操作期间,IC4 的输出从 Q0 到 Q9 依次变为逻辑高电平,从而依次  双向晶闸管和 1 到 10 号灯泡。此后,IC2倒计时时,灯泡倒序点亮,呈现出美妙的视觉效果 从而将引脚 3 变为逻辑 1 状态,然后循环重复。IC2 的 BCD 输出连接到 1-of-10 译码器 CD4028 (IC4)。在 IC2 的递增操作期间,IC4 的输出从 Q0 到 Q9 依次变为逻辑高电平,从而依次触发双向晶闸管和 1 到 10 号灯泡。此后,IC2倒计时时,灯泡倒序点亮,呈现出美妙的视觉效果

  
上一篇:TTL 电平如何转换为 RS-232C 电平
下一篇:PFC 特性的实现

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料