传输线的端接策略选择

时间:2020-05-12

  端接目的与种类

  在高速数字系统中,传输线上阻抗不匹配会引起信号反射,减小和消除反射的方法是根据传输线的特性阻抗在其发送端或接收端进行阻抗匹配,从而使源反射系数或负载反射系数为零。

  传输线的端接通常采用两种策略:

  1)使负载阻抗与传输线阻抗匹配,即终端端接;

  2)使源阻抗与传输线阻抗匹配,即源端端接。

  端接策略选择

  如果负载反射系数或源反射系数二者任一为零,反射将被消除。从系统设计的角度,应策略 1,因其是在信号能量反射回源端之前在负载端消除反射,因而消除反射,这样可以减小噪声、电磁干扰(EMI)及射频干扰(RFI),而策略 2 则是在源端消除由负载端反射回来的信号,只是消除二次反射,在发生电平转移时,源端会出现半波波形,不过由于策略 2 实现简单方便,在许多应用中也被广泛采用。

  串接端接

  源端端接主要是串接端接方法,串行端接是通过在尽量靠近源端的位置串行插入一个电阻 RT(典型 10Ω到 75Ω)到传输线中来实现。串行端接是匹配信号源的阻抗,所插入的串行电阻阻值加上驱动源的输出阻抗应大于等于传输线阻抗(轻微过阻尼)。这种策略通过使源端反射系数为零从而抑制从负载反射回来的信号(负载端输入高阻,不吸收能量)再从源端反射回负载端。

  串行端接的优点在于:

  每条线只需要一个端接电阻,无需与电源相连接,消耗功率小。

  串联电阻匹配终端的优势还在于可以减少板上器件的使用数量和连线密度。

  串行端接的缺点在于:

  当信号逻辑转换时,源端会出现半波幅度的信号,这种半波幅度的信号沿传输线传播至负载端,又从负载端反射回源端,持续时间为 2TD(TD 为信号源端到终端的传输延迟),这意味着此时沿传输线不能加入其它的信号输入端。

  串行端接适用于如下场合:

  1)可以不受终端负载阻抗的影响;

  2)器件输出阻抗小于传输线特性阻抗;

  3)一般在源同步信号中用得较多的是源端匹配,因为源同步信号线的信号流向相同,串扰主要为后向串扰,源端匹配就可以吸收后向的串扰。

  4)信号通路上加接了元件,增加了 RC 时间常数从而减缓了负载端信号的上升时间和下降时间,因而不适合用于高频信号通路(如高速时钟等)

  并行端接

  并行端接主要是在尽量靠近负载端的位置加上拉和 / 或下拉阻抗以实现终端的阻抗匹配,根据不同的应用环境,这种端接方式是简单地在负载端加入一下拉到信号地的电阻 R(R=Z0)来实现匹配。采用此端接的条件是驱动端必须能够提 R=Z0 供输出高电平时的驱动电流以保证通过端接电阻的高电平电压满足门限电压要求。在输出为高电平状态时,这种并行端接电路的缺点是消耗的电流过大,如果电源是 5v,驱动电流可能达到 50-100ma,这是普通驱动器无法达到的。一般器件很难可靠地支持这种端接电路。

  戴维宁(Thevenin)端接  

   戴维宁(Thevenin)端接即分压器型端接,它采用上拉电阻 R1 和下拉电阻 R2 构成端接电阻,通过 R1 和 R2 吸收反射,此端接通常是为了获得快的电路性能和驱动分布负载而采用的。

  此端接方案降低了对源端器件驱动能力的要求,电阻 R1 和 R2 一直在从系统电源吸收电流,直流功耗较大。

  并联端接的优点是信号沿全线无失真。在驱动多扇出时,负载可经分枝短线沿线分布,而不是像在串联端接中那样必须把负载集中在线的末端。

  交流端接

  R 要小于等于传输线阻抗 Z0,电容 C 必须大于 100pF,推荐使用 0.1uF 的多层陶瓷电容。电容有阻低频通高频的作用,因此电阻 R 不是驱动源的直流负载,故这种端接方式无任何直流功耗。并行 AC 端接是在波形匹配的基础上增加一个电容,它消耗更少的功率。引入的延时与 RC 有关。AC 终端匹配技术主要用于时钟电路。

  二极管端接

  优势

  通常是自动的,许多器件都有输入保护二极管

  劣势

  二极管频率响应特性要求

上一篇:基于DSP技术实现专用无线数传系统的设计与应用分析
下一篇:基于卡尔曼滤波器和CAN智能从站技术实现开关磁阻电机调速系统设计

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料