解决无线基础设施的浮点矢量DSP内核CEVA-XC4500出炉

时间:2013-10-30

  导读:近日,由CEVA公司宣布推出的世界上专为先进无线基础设施解决方案而设计的浮点矢量(vector floating-point) DSP内核-CEVA-XC4500出炉。

  众所周知,的数字信号处理器(DSP)内核和平台解决方案授权厂商CEVA公司。其近日推出的浮点矢量DSP内核CEVA-XC4500是世界上专为先进无线基础设施解决方案而设计。CEVA-XC4500集成了一系列特性,即使在严苛的基础设施应用中也能够实现无与伦比的性能。

  CEVA-XC4500的主要特性体现在以下几个方面:

  ●基带专用指令集架构(ISA)

  ●高性能,在28nm工艺下高达1.3GHz

  ●符合IEEE要求的全部矢量元素浮点支持

  ●高达40 GFLOP性能、全面的多内核支持

  ●架构和硬件管理的一致性

  ●LTE 2x2微微蜂窝基站 (Pico-Cell) 基带处理仅需低至100mW功率

  ●提供广泛的紧耦合加速模块

  ●功能强大的矢量DSP引擎,为基带应用而特别优化

  ●采用多种用于DSP卸载的优化硬件引擎,实现软件定义架构

  CEVA市场推广副总裁Eran Briman这样表示,CEVA-XC4500 DSP是无线基础架构应用的革新者,在灵活的可扩展平台上结合了功能强大的定点和浮点矢量处理,以及业界的多内核功能集。我们与ARM公司密切合作,以确保全面地支持其的行业标准互连和一致性协议,确保我们共同的客户可以充分利用设计ARM+CEVA-XC多内核SoC的固有优势。

  CEVA-XC4500这款DSP经设计以创建基础设施SoC产品,结合基于软件的基础架构和经优化的硬件加速器,从而实现任何无线基础架构用例的性能和功效。其主要的功能包括:

  (1)通过ARM AMBA 4 ACE,使用包括硬件高速缓存一致性的先进数据高速缓存,实现完全的高速缓存功能;

  (2)自动化数据传输管理提供完全并行且无需DSP干预的硬件加速管理功能;

  (3)使用多种符合ARM AMBA 4标准的总线和快速互连 (fast interconnect, FIC) 总线,实现先进的系统互连;

  (4)动态的工作调度安排实现均衡的系统设计,根据系统负载进行运行时间任务分配的功能。

  “随着无线行业面对带宽需求的持续爆炸式增长,用于无线基础设施的处理器技术必须不断进步。新型CEVA-XC4500 DSP内核集成了一系列功能强大的先进特性,非常适合应对下一代无线基础设施的挑战。这款新产品将会巩固CEVA作为的DSP技术供应商的地位。”市场研究机构The Linley Group分析师Linley Gwennap这样说。

  ARM嵌入式业务市场推广副总裁Charlene Marini也发表了自己的意见:“我们很高兴与CEVA合作来满足各地企业和消费者的需求,下一代无线基础设施可以使用异构多内核处理器来实现,结合ARM的高性能、低功耗处理器,并且与CEVA DSP和硬件加速器进行高性能的高速缓存相干互连。CEVA推出CEVA-XC4500正是这一激动人心的时刻。”

  总而言之,CEVA-XC4500就是功能非常强大的DSP架构,可让客户满足任何无线基础设施用例的需求,包括基带:从小基站(small cell) (如微微蜂窝(Pico)和城市蜂窝(Metro)) 到宏基站和云通信中心 (C-RAN)、Wi-Fi卸载、无线回程,以及远程无线电头。

上一篇:芯科的EFM32 Leopard Gecko 32位 MCU成为Misfit Shine节能型控制器
下一篇:高性能四核64位Cortex-A53的Stratix 10 SoC问世

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料