为了处理密集型应用,TI推出TMS320C6457 DSP

时间:2011-06-01

  日前,德州仪器 (TI) 宣布推出开发平台与 TMS320C6457 数字信号处理器 (DSP) 的更高速度选项,TMS320C6457器件是性能的定点DSP中的TMS320C6000?DSP平台的一代。该C6457器件基于第三代高性能,先进的VelociTI甚长指令字(VLIW),德州仪器(TI)的开发架构,使这些DSP的选择,包括视频和电信基础设施应用,成像/医疗,无线基础设施(威斯康星州)。该设备是向上的C64x代码由属于C6000系列DSP平台的一部分以前的设备兼容。 TI 简化型开发平台与 TMS320C6457 - 850MHz 器件配合使用,不但可帮助网络、测试、影像以及工业等市场领域的客户快速推进开发工作,同时还可为现有 TMS320C6457 处理器提供高度的设计灵活性与升级功能,并确保极具竞争力的低价位。

  TI TMDSEVM6457L 是一款价格极具竞争力的易用型开发工具,此外,该EVM 还配套提供软件,包括业界的TI Code Composer Studio (CCS v4.2) 开发环境以及其它生产及演示软件组件。

  TI 市场开发与医疗业务部市场营销经理 Sandeep Kumar 指出:“我们提供不同性能级别的高价值优化型开发解决方案,可满足更广泛开发人员的不同需求,从而可为他们提供此前由于成本与性能限制而不能获得的工具。开发具有各种性价比选项的高灵活平台,以简化客户的设计进程。”

  C6457 的主要特性与优势

  850 MHz 至 1.2 GHz 的 C6457 建立在业界的TI TMS320C64x+? DSP 内核基础之上,峰值性能达 6800(16 位)MMACS 至 9600 MMAC,与前代 DSP 相比,周期循环性能提升达 30%;

  2 MB 片上 L2 存储器(高速缓存高达 1 MB)、更快速的 32 位 DDR2 EMIF(667 MHz)与存储器、高速缓存以及总线架构的提升实现了性能提升,这不但可为客户的设计方案提供更优异的高速缓存与存储器性能,同时还可为其存储更多数据或应用特性提供更高的存储容量;

  Serial RapidIO (SRIO) 与千兆以太网 MAC 串行器/解串器 (SERDES) 接口可为处理器间的高效通信实现高速互连;

  2个涡轮解码器协处理器 (TCP2与1个维特比协处理器(VCP2可为无线应用提供片上加速功能。这可卸下 DSP 内核的计算密集型正向纠错 (FEC)任务,使其能够处理其它功能与任务,从而可降低总体系统成本;

  代码向后兼容于 C62x 与 C64x DSP 系列的其它高性能器件,可为大幅缩短开发周期,提高设计灵活性实现原有代码的重复使用。

  为了处理密集型应用推出 TMS320C6457 DSP,这样就可以使工作更加简单,没有之前那么的多的错误产生,还可以满足客户的各种需求,做到了一切为客户考虑的准则。



  
上一篇:亿旗创新隆重推出ADI DSP本土高速仿真器
下一篇:音响设备的内置PWM的DSP 上市

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料