数字信号处理FPGA的功耗

时间:2008-12-12

  FPGA的功耗可以说是一个关键的设计约束条件,特别是对于移动应用。因此在本例中推荐使用3.3V或更低电压级别的元器件。为了估算Altera元器件EPF10K70RC240 - 4的功耗,必须考虑3个方面的囚素,也就是:

  (1)维持功耗:Istandby0.5mA

  (2)I/O功耗II/O

  (3)有效功耗Iactive

  前两项是与设计无关的,而且CMOS技术中产生的维持功耗非常少。有效电流主要与时钟频率和使用的LE数目有关。Altera提供了如下估算实际功耗的经验公式:

  

  其中fmax是按MHz计算的工作频率,N是元器件中使用的所有逻辑单元的总数,TLE是逻辑单元在每个时钟周期内触发的平均百分比(典型值是12%)。例如:假定设汁者使用了EPF10K70RC240-4的所有LE,且工作频率是25MHz,那么电流值就约为954mA。

  欢迎转载,信息来自维库电子市场网(www.dzsc.com


  
上一篇:数字信号处理FPGA的结构
下一篇:数字信号处理FPGA设计的编译

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料