高速电路设计面临的问题

时间:2008-10-11

  伴随着半导体技术的快速发展,时钟频率越来越高。目前,超过一半的数字系统的时钟频率高于100 MHz。另—方面,从半导体芯片封装的发展来看,芯片体积越来越小、集成度越来越高、引脚数越来越多。所以,在当今的电路设计领域,电路系统正朝着大规模、小体积、高速度、高密度的方向飞速发展。这样就带来了一个问题,即芯片的体积减小导致电路的布局、布线很困难,而信号的频率还在逐年增高,边沿速率越来越快,PCB上的电磁现象更复杂,适用于低速电路的电路理论知识(如基尔霍夫电压/电流定律)可能己失去作用。此外,电子设备越来越广泛地应用于人们的工作和生活之中,电子设备工作的电磁环境越来越复杂,电磁兼容问题越来越重要。

  总之,电子技术的发展给高速数字系统设计带来了挑战,作为高速电路设计的工程师们,将不可避免地面临-些新的问题。

  



  
上一篇:端接的仿真分析
下一篇:电磁兼容性

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料