锁相环路由于具有高稳定性、优越的跟踪性能及良好的抗干扰性,在频率合成中得到了广泛应用。但简单的锁相环路对输出频率、频率分辨率等指标往往不能满足要求,所以要对简单锁相环路加以改进。小数分频锁相环则是改进方案之一。
|
1 ∑-△调制频率合成器及其实现 ∑-△调制频率合成器是一个无相位补偿的分数频率合成器,用∑-△调制器取代普通分数环中的累加器。把所需分频比的分数部分作为∑-△调制器的输入,由调制器产生脉冲密度调制信号去控制频率合成器的分频比,以达到分数分频的目的。具有1位量化器(比较器)的一阶∑-△调制器如图1所示 |
1位D/A变换器完全线性,引入量化噪声e k,则量化器可作线性化处理,得图1线性化模型,其中k为整数,g k为0~1的分数,代表小数分频分频比的小数部分。y k为0或1,分别代表分频比为N和N+1的情况。理论分析表明[1],一阶∑-△调制器对信号是全通的,能传递所需信号。此外,它对噪声呈现低频端抑制大、高频端抑制小甚至放大特性。这就是∑-△调制器的噪声变形特性,它把噪声能量推向高频端,而高频噪声可由环路低通滤波器滤除,因此一阶∑-△调制频率合成器具有较小的噪声。为更好地抑制噪声,可用高阶∑-△调制器,它由多个一阶∑-△调制器级连而成。级连的方法如图2所示。 |
级的量化噪声e1 k(由v1 k与y1 k差得到)e2 k作为第二级的输入,第二级的量化噪声e2 k作为第三级的输入,各级输出作如图的处理。调制器的输出用来控制分频比。高阶∑-△调制频率合成器电路实现框图如图3。 |
采用多级累加器结构,与小数分频频率合成器比较,∑-△调制频率合成器利用3个累加器或更多个累加器代替单个累加器,每个累加器的输出与下一个累加器的输入相接。和通常的分数环一样累加器的溢出控制分频比。个累加器同分数系统中的累加器以同样的方式工作,它溢出时,在一个周期内,将分频比从N变到N+1。个累加器的输出代表相位误差,如不进行其它修正就会产生相位误差。这个输出再次由第二个累加器进行数字积分由它的输出进一步控制分频比。控制方法如图2所示。第二个累加器的溢出使分频比变为N+1,下一时钟周期变为N-1;第三个累加器将分频比变为N+1,N-2,N+1;第四个累加器将分频比变为N+1,N-3,N+3,N-1等等。
|
2 ∑-△调制器原理设计
|
3 ∑-△调制器的FPGA实现 |
图4是功能模拟的部分波形图,采用XC3064A-7-PC84芯片对设计进行布局布线,结果使用资源情况为CLB 86%、IOB 27%、GCLK被使用。工作频率为4MHz。定时模拟能够保证功能正确。
|
在本设计中,将整数分频电路、吞脉冲电路均做在FPGA 器件之中进一步减小了电路板尺寸。 |
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。