XILINX 推出PLANAHEAD 8.1

时间:2007-04-28

赛灵思公司 (Xilinx) 今天宣布即日起推出其 PlanAhead软件的版本,该层次化设计与分析解决方案和赛灵思 ISE™ 软件结合使用,可使赛灵思 Virtex-4™ 和 Spartan™-3 FPGA 实现比竞争解决方案高出两个速度等级的性能优势。该新版本还通过简化对赛灵思 FPGA 的局部重配置功能,大大节省了成本、尺寸和功耗。PlanAhead 8.1新增的生产率增强特性还包括 ExploreAhead 功能,该功能可让设计者采用多种设计策略在尽可能短的时间内满足他们的时间目标。

PlanAhead 简化了综合与布局布线之间的步骤,可帮助设计者更好地控制和了解如何以更少的设计迭代实现目标 Fmax。该工具可让设计者利用层次化设计方法地减少布线拥塞,简化时钟和互连复杂度,并探寻不同的实现方案。近的客户比较测试显示,该软件的Fmax 性能比竞争 FPGA 平均提高了 30%,这意味着可为客户提供平均两个速度等级的性能和成本优势。而对于复杂、多时钟和高利用率的设计,它的性能更是比竞争解决方案平均高出56%。

PlanAhead 8.1 软件引入了新的特性和功能,可简化局部重配置设计流程。局部重配置功能允许在对 FPGA 器件的预定义部分进行重新配置的同时,器件的其余部分仍可继续工作,从而让客户节省器件数量、尺寸、功耗和成本。新版本简化了动态模块的创建,允许客户为其每个设计实现创建多个版图布局。

PlanAhead 8.1 的增强特性还特别提供了额外的设计规则检查、重叠检测、模块到模块 IO 的自动宏创建,和一个新的布局布线向导。PlanAhead 还控制和管理这些功能在ISE中的实现,以提供一个简单和易用的设计环境。这些改进使局部重配置功能更容易被用于更广泛的应用中,包括汽车控制功能和软件定义无线电。它已经在这些应用中迅速得到采用。对 PlanAhead 和 ISE 中的局部重配置支持功能感兴趣的客户,请联系当地的现场应用工程师。

PlanAhead 8.1 版提供了更高的自动化水平和更为直观的图形界面,可大大缩短开发周期。新的 ExploreAhead 功能可让设计者和设计团队管理和复用多种设计策略,同时实现计算资源的化。例如,用户可以创建多个版图布局,每个版图布局拥有自己的选项或策略集,并可按一定优先顺序在多个步骤中对它们进行处理。这使得客户能够在尽可能短的时间内实现目标。

其它生产率增强特性还包括对原理图查看器的增强,以实现更高效和更直观的浏览导航、设计分析和调试,以及对设计层次的图形化表示,以增强设计探索能力。
价格和供货情况



  
上一篇:Actel 混合信号FPGA的生态开发环境
下一篇:Altera FPGA支持667Mbps DDR2 SDRAM数据速率

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料