ST公布下一代低功耗45nm CMOS设计平台

时间:2007-06-21
      ST在完成一个高集成度的45nmSoC演示芯片的设计或流片时使用了这个的45nm低功耗CMOS平台。这个芯片设计包含一个先进的双核CPU系统和相关的存储器分层结构,采用了在45nm工艺节点上将高性能和低功耗合二为一所需的复杂的低功耗方法。
      新的低功耗设计平台充分利用了45nm工艺技术的多功能和模块化特点,该平台是在法国格勒诺布尔近郊Crolles的ST研发中心开出来发的,并在Crolles2联盟的300mm晶圆制造厂接受了产品验证。
     “提前使用低功耗的45nmCMOS技术对于市
      场的制造厂商开发新的无线和便携消费电子产品特别是下一代的3G和4G手持多媒体终端至关重要,”意法半导体制造和技术研发执行副总裁LaurentBosson表示,“在ST的低功耗45nmCMOS平台上开发的芯片能够让应用设计具有极高的性能同时还有很低的功耗。”
      与其它的准备部署的45nm设计平台一样,ST的低功耗45nm工艺含有进行高密度和高性能设计所需的全部先进模块。这些重要模块包括:蚀刻最重要图形层的193nm浸没式光刻技术、潜沟道隔离及晶体管应力技术、先进的采用毫秒退火方法的结工程、超低K的内部铜层电介材料、准许降低互连线电容的技术。此外,还有两个单元库:一个是为高性能优化的,另一个是为低功耗优化的。总之,该平台为设计人员提供了丰富的设计选择。
      通过与Cadence、MentorGraphics、Synopsys和Magma等主要EDA厂商的研发部门合作,ST的45nm设计平台受到业内主要的CAD工具的全面支持,由于开发环境是技术人员熟悉的工业标准工具,ST的客户可以立即着手设计先进的系统芯片解决方案。
上一篇:高通65纳米芯片组商用40款手机预年内推出
下一篇:惠普赫德:担任CEO很自豪 将继续削减成本

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。