如图所示为AD9100接口的测试板电路。信号VIN输入AD9100的4脚,保持电容和开关内置在器件内,信号经过采样保持放大后由9脚直接输出,也可以经过AD9620缓冲级后输出。时钟输人“CLOCK IN”加到模拟器件公司的超快比较器AD96685的同相输入端,Q、Q非输出后送到AD9100的CLK和CLK非(19、18脚),作为采样保持控制信号。C1~Cl0采用0.01μF电容器,C13、Cl4采用钽电容器。连接W1时为TTL时钟信号,连接W2时为地参考信号。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
桥放大器电路图
日期:2010-12-13
桥式结构单放大电路图
日期:2009-12-05
AD781采样保持放大器
日期:2008-04-02
由SMP04与仪表放大器构成的时间增量采样差分测量电路
AD585的12bit A/D变换系统电路
日期:2008-04-01