用于浮点变换的增益可变成缓冲放大器(OPA676)电路图

出处:yzj时间:2009-04-25
  如图所示为用于浮点变换的增益可编程缓冲放大电路。电路由两部分组成:由OPA676组成的缓冲放大器和由ADC603构成的模/数转换接口电路。OPA676集成芯片内部有两个特性完全相同但又相互独立的差动放大输入级,这两个通道A和B可由引脚12电平的高低来实现选通,即:当引脚12处于高电平(或TTL=“l”)时,通道A工作,通道B截止;当引脚12处于低电平(或TTL=“0”)时,通道A截止,通道B工作。两个通道的增益不同,利用引脚12的相应选通作用可实现增益的选择。由图可知:通道A的电压放大倍数为;AVA=1+R2/R1=2;通道B的电压放大倍数为:AvB=1+R4/R3=1+412/59=8。

用于浮点变换的增益可变成缓冲放大器(OPA676)电路图



  
上一篇:OPA37构成的增益可编程低噪声差动放大器电路图
下一篇:PGA102构成的数据增益高速串级放大器电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图