图(a)的模拟量由18、19脚输入,Vi=0~15V,输出为负逻辑;图(b)的模拟量由15、16脚输入,Vi=0~10V,输出为正逻辑;图(c)的模块量由18、19脚输入,Vi=-5~+5V,输出为负逻辑。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
半加器电路图
日期:2009-06-21
驱动器和通信电路引脚及主要特性DS3656 四外围驱动器
日期:2008-11-06
芯片引脚及主要特性MC68HC05A6,8位微控制器
日期:2008-11-03
NOT电路图
日期:2010-03-15
有识人功能的电子门铃
日期:2011-03-02