驱动高压锁相环频率合成器电路的VCO

时间:2020-08-31

  相环(PLL)电路是由压控振荡器(VCO)和鉴相器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的频率和相位。需要从固定低频率信号生成稳定的高输出频率时,或者需要频率快速变化时,都可以使用 PLL。典型应用包括采用高频率、电信和测量技术实现滤波、调制和解调,以及实现频率合成。

  图 1 所示为基于 PLL 的频率合成器框图。VCO 生成输出信号。通过 PLL 将其保持在设定频率,并锁定到基准频率。基准频率通常由非常精准的石英振荡器提供。在锁相环电路的反馈路径部分,在鉴相器前通过分频器提供可调的 VCO 分频比。

  图 1. 锁相环框图。

  包含可调的调谐元件,例如电容随输入电压改变的变容二极管。因此,PLL 电路可以算一种 VCO 反馈控制系统。VCO 所需的输入或控制电压通常高于提给 PLL 电路的电源电压。电源电压一般为 3.3 V 或 5 V,而 VCO 根据频率需求可能需要高于 20 V 的电压。要生成范围更广泛的频率,可以使用具备更广泛调谐范围的 VCO。图 2 显示了支持千兆赫范围 VCO 的简单电路示例。

  图 2. 用于 ADF4150HV 的高压电荷泵电源简化电路。

  可以使用 Synergy Microwave Corporation 的 DCYS100200-12。该产品在 28 V (VTUNE)时产生 2 GHz 频率,如图 3 所示。

  图 3. DCYS100200-12 的控制电压与频率关系曲线。

  生成高控制电压,有几种可行方案。其一是使用有源环路滤波器,该滤波器基本是由高速放大器和低通滤波器构成,可以将来自鉴相器(CPOUT)的输出脉冲转化为干净的直流电压。或者,可以使用带集成电荷泵的 PLL 频率合成器,例如 ADI 的 ADF4150HV 该器件不需要额外的有源环路滤波器。虽然这两种解决方案都需要高压电源,但是使用 ADF4150HV 可以减少所需的组件数量。 也可以避免有源滤波放大器导致的失真和相位噪声。此外,ADF4150HV 允许实现小数 N 或整数 N 锁相环频率合成器。  终 VCO 的频率可以进行 1、2、4、8 或 16 分频,使得输出频率  可达到 31.25 MHz。

  的集成电荷泵所需的高电压可以使用直流 - 直流升压转 换器 ADP1613 生成,且不降低 PLL 性能。 ADP1613 是一款集成功率晶体管的高效开关稳压器,可以轻松实现   20V 的输出电压。也可以使用额外的外部组件实现更高的输出电压,尤其是通过外部功率晶体管实现。ADP1613 的开关频率可在 650 kHz 至 1.3 MHz 范围内调节。这样可以实现更出色的瞬态响应和简单的噪声过滤。 一般而言,推荐选择高于 1 MHz 的开关频率,以便通过 PLL 环路滤波器降低开关噪声。

  采用 ADF4150HV 的锁相环频率合成器电路通过使用集成的 RF 分频器,提供超宽带 PLL 功能。工作频率范围为 62.5 MHz 至 2 Ghz。通过采用相同的 PLL 硬件设计,可以为系统中的多个不同的硬件平台 生成不同的频率。但是,如果要求一项设计适用于不同的 VCO 类型,则需要在设计中集成相应的环路滤波器。这样才能确保锁相环可靠运行。为了实现相对较宽的输出频率调节范围,以及相关的更高输出功率,ADF4150HV 的每个 RF 输出也需要采用小型滤波器。将 27 nH 电感和 50 Ω电阻并联,可以有效调节高达 3 GHz 的频率。该电阻提供定义上的输出阻抗较低的电感将导致频段扩展到较低的范围。

  如今,也可提供适用于更大频率范围(即适用于 PLL、滤波器和 VCO)的一体化集成解决方案,但是,由于不同组件之间的距离过近,可能导致无用耦合。分立式设计和由此实现的物理分隔可以充分降低这种风险。

  频率合成器模拟工具 ADIsimPLL? 也可以为 HF 功能模块开发和 HF 信号链器件建模提供有效帮助。通过使用该工具,设计人员更容易模拟所有会影响 PLL 性能的重要非线性效应;例如,频率合成过程中出现的无用杂散(杂散频率)。

上一篇:沉积粉尘传感器的电路系统设计方案分析
下一篇:开关磁阻电动机的基本结构_开关磁阻电动机发展前景

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料