0 引言
在高性能模拟集成电路,诸如开关电容滤波器、∑-△调制器和流水线A/D转换器中,常常需要高直流增益、高单位增益带宽的运放来同时满足系统对与速度的要求。高增益要求运放采用多级、长沟道器件,小的工作电流;而高速则要求运放采用单级、短沟道器件,大的工作电流。增益增强技术的提出解决了这对矛盾,提高了运放的直流增益而又不影响其高频性能。然而,零极点对(doublet)的存在会影响运放的建立特性[1,2]。通常,消除doublet影响的方法是提高其发生的频率,但若过高的doublet发生频率将导致系统的不稳定[3,4]。
1 运放的设计和优化
1.1 运放的结构选择
目前流行的运算跨导放大器(OTA)结构中,套筒结构有的性能,但输出摆幅受限,不适合用于低压设计。折叠共源共栅结构有更大的输出摆幅以及可以使输入和输出短接,共模输入电平更容易选取,所以得到了广泛的应用。本运放采用折叠共源共栅结构,总电路如图1所示。(参见右栏)输入管选用PMOS管,因为PMOS管的载流子迁移率低,所以要获得相同的速度和增益,需要更大的电流和更大的尺寸,但因为它的折叠点在NMOS处而NMOS的尺寸要小于流过相同电流的PMOS的尺寸,所以折叠点的寄生电容比较小,折叠点带来的极点高,有较好的频率特性。另一方面,PMOS输入管优化了1/f噪声。
1.2 建立时间分析及优化
1)设计主运放。增益带宽积由建立时间要求确定,相位裕度高于70度;
2)找出主运放的共源共栅(cascode)管的栅电容,作为辅助运放的负载电容;
3)设计辅助运放。增益带宽积(GBW)略大于主运放的GBW,相位裕度高于80度。
1.3 共模反馈与偏置
共模反馈电路是全差分运放的一个不可或缺的部分。本文的主运放选用动态开关电容共模反馈,如图2所示。选用这种结构的原因,一方面是这种共模反馈电路可节省功耗;另一方面是其共模电压取样电路不会限制运放的输出摆幅。尽管其具有上述优点,但它不适合两个辅助运放。因为两个辅助运放的输出负载是主运放*源共栅管的栅电容,它们都较小。若采用开关电容共模反馈,共模反馈电路的电容势必更小,致使开关的电荷注入效应影响到电路的。此外,两个辅助运放也是全差分的,也需要共模反馈。由于辅助运放不需要大的输出摆幅,而且辅助运放nbooster和pbooster是接成跟随器的形式,所以稳定了输入共模也就稳定了输出共模。
该运算放大器的主放大器和增益增强放大器使用了同一个偏置电路,偏置电路中采用了高摆幅的共源共栅电流源,如图3所示。
2 仿真结果
按照12位100MHz采样频率流水线A/D转换器的采样保持电路的指标来设计这个运算放大器。对动态误差和静态误差所各自需要的增益和单位增益带宽进行了折衷,将0.002%分配给静态误差,余下的0.008%给动态误差。电路采用中芯国际(SMIC)0.18 μm混合信号CMOS工艺设计,1.8V电压供电。具体设计指标为:开环增益:102dB:建立时间:4.3ns;:0.01%;单位增益带宽:1.27GHz。频率响应的曲线如图4所示。
对运算放大器一些重要的性能参数在TT下仿真,结果的归纳见表1。
对阶跃输入响应的仿真在如图5所示的闭环中进行。从运算放大器的输入端引入一个±1V的大阶跃信号,对应的建立时间曲线如图6所示,表明所设计的电路能够在4.3ns内达到终态0.01%的。
3 结论
本文提出了一种可用于增益增强运放高速设计的优化方法,并采用SMIC 0.18 μm混合信号CMOS工艺设计,实现了一个单级全差分增益增强的折叠共源共栅运算放大器。详细分析并克服了零极点对可能引起的慢动态性能。仿真结果表明,此运算放大器能够满足高性能流水线A/D转换器设计的要求。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。