定时器基本操作

时间:2009-01-05

  F2810/F2812器件上有3个Q9位CPU定时器(TIMERO/1/2)。只有定时器1和2预留给实时操作系统DSP/BIOS使用,只有定时器0可以在就用程序中使用,定时器的功能如图1所示。

定时器功能框图

  图1 定时器功能框图

  若处理器采用30 MHz的外部时钟,经过锁相环10/2倍频后,系统的时钟工作在150 MHz。图中的定时器选择SYSCLKOUT作为定时器时钟,工作频率也是150 MHz。一旦定时器被使能(TCR-Bit 4=0),定时器时钟经过预定标计数器(PSCH:PSC)递减计数,预定标计数器产生下溢后向定时器的32位计数器(TIMH:TIM)借位p定时器计数器产生溢出使定时器向CPU发送中断。定时器中断结构如图2所示。

  每次预定标计数器产生溢出后使用分频寄存器(TDDRH:TDDR)中的值重新装载。同样,32位周期寄存器(PRDH_PRD)为32位计数器提供重新装载值。

定时器中断结构

  图2 定时器中断结构
  欢迎转载,信息来源维库电子市场网(www.dzsc.com


  
上一篇:DSP系统开发的基本结构
下一篇:定时器控制寄存器

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料