ART和IrDA设计可以在内核电压1.8V,具有128个宏单元的器件CoolRunner2(XC2C128-TQG144C)中实现,并且提供了ISE环境下的源码及Testbench文件。
逻辑资源使用情况如表所示,剩余的资源可以实现用户逻辑。
如表 设计范例逻辑资源使用户逻辑
本设计提供了Verilog源代码及Testbench文件,可以对其进行功能验证和时序验证。如图1和如图2所示分别为ModelSim仿真发送及接收功能仿真波形。
如图1 IrDA_UART发送和接收Mode1Sim仿真波形
如图2 UART发送和接收Mode1Sim仿真波形
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。