对于同步计数器,由于时钟脉冲同时作用于各个触发器,克服了异步触发器所遇到的触发器逐级延迟问题,于是大大提高了计数器工作频率,各级触发器输出相差小,译码时能避免出现尖峰;但是如果同步计数器级数增加,就会使得计数脉冲的负载加重。
图所示为一个简单的三位二进制并行计数器原理示意图,计数脉冲同时加入到各个触发器的CP输入端。假设开始由清零负脉冲将计数器置为000状态,当个计数脉冲到来时,触发器C,翻转,由0转为1,C2、C3状态不变,计数器由000转到001;所以当第二个计数脉冲到来时,触发器C1、C2翻转,对C3不产生影响,计数器由001转到010……;当第七个脉冲到来时,计数器成为111状态,而第八个脉冲到来时,计数器成为000状态。
图 三位并行计数器的工作原理图
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。