逻辑元件

时间:2008-10-17

  大多数工程师选择逻辑元件时重点考虑的是其功能、运行速度和内部逻辑门的传输延迟,很少把精力放在考虑逻辑元件的电磁效应上。但实际情况是,当元件的运行速度加快时,伴随着内部传输延迟下降,射频电流会增大,导致串扰和振铃现象的发生。

元件封装产生的地环路

  图 元件封装产生的地环路

  当数字元件改变逻辑状态时,就会产生交变电流。在有间周期内,当输出晶体管开关动作时,元件的电压直接短路到地。这种短路时间通常是皮秒(ps)级,这种尖峰变化可以在频谱分析仪上看到。

  不同的逻辑元件具有不同的设计特点。这些特点随着CMOS、TTL和ECL的不同而变化。这些特点包括输入电源能耗、速度/能量关系、封装形式、边沿变化率和电压漂移值。有些逻辑元件具有控制内部逻辑门的内部边沿变化的时钟偏移电路,以便保持的传输延迟。

  降低EMI并提高信号质量的一个可行办法是尽可能选择慢速度的逻辑元件,同时保持适当的时序容限,尽量使用上升时间卉大于5 ns的元件。在一般情况下,不要使用比电路实际需要或时序要求速度更快的元件。
  


  
上一篇:元件的引脚电感
下一篇:高速电路信号完整性问题

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料