联电65nm芯片工艺采用SOI技术

时间:2007-09-21
  除了IBM、AMD在芯片工艺上采用SOI(绝缘体上硅)技术之外,现在台湾第2大芯片代工厂商UMC联电也宣布在旗下的65nm芯片生产线上开始采用SOI技术。

  绝缘体上硅(SOI)是指在一绝缘衬底上再形成一层单晶硅薄膜,或者是单晶硅薄膜被一绝缘层(通常是SiO2)从支撑的硅衬底中分开这样结构的材料、这种材料结构可实现制造器件的薄膜材料完全与衬底材料的隔离。SOI技术可以改善芯片性能,降低漏电,以及减少芯片功耗。随着微处理器CPU)、图形芯片(GPU)制程对绝缘层上覆硅技术(SOI)需求愈来愈强,SOI已成各大芯片代工角逐客户青睐的武器。

  联电表示,借助SOI技术,旗下65nm工艺晶圆更加紧凑,芯片切割率可以比无SOI技术的65nm晶圆提升25%,同时联电65nmSOI技术的芯片功耗可以降低30%,联电65nmSOI技术的芯片工作频率可以提升28%,联电65nmSOI技术的芯片的生产成本可以降低10%。

  联电目前也是除TMSC台积电之外,第2大芯片代工厂商。

  
上一篇:基于CPLD的单片机PCI接口设计
下一篇:基于单片机的汽车组合电子仪表

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料