CEVA-X1641 是可延展扩展 CEVA-X 系列中 Quad-MAC DSP 内核,专为运行需要大数据吞吐量和宽高内存带宽的高密度运算密度任务而设计。该内核与强化增强的内存架构均可全面完全综合,为客户提供灵活性,可并根据其特定的应用配置的内存容量和架构,如 WiMAX、WiBro、3G Long Term Evolution (LTE) 或先进的多媒体标准,包括不断演进的 H.264 压缩标准和 VC1 高清标准主要架构等。在定义 CEVA-X1641 的过程中,CEVA 与一家首要重要的客户紧密合作,该客户为其 WiMAX 产品线选用了 CEVA-X-1641。
类似于其它 CEVA-X ISA 兼容内核,CEVA 的 DSP 内核结合了为VLIW/SIMD 架构,具备所需的各种附加特性和增强性能,能够满足 4G 技术和多媒体应用对高性能和大数据吞吐量的要求。高运算
CEVA-X1641 与 CEVA-X1620 和 CEVA-X1622 DSP 内核上行指令集完全兼容,使得 CEVA-X1641 的授权厂商能够借助 CEVA-X 架构现有广泛的软件和组件优势。此外,CEVA-X1641 架构还可在小体积内实施,其尺寸只比先前的 Dual-MAC处理器 CEVA-X1620 稍大 5%。
VLIW 架构能够实现高水平高度的并行指令运作,从而提供扩展的并行性,以及低功耗。SIMD 架构允许单一指令在多数据基础上运作,因而能减小代码长度并提高性能。CEVA-X1641 采用高效的指令和专用的机制,如动态及可选的单元关断和时钟选取通,以实现低功耗。
CEVA-X1641 提供高性能的低功耗平台,使其授权厂商能够开发多模式产品 (如 2G/3G/4G 处理器),并以相同的平台再用于下一代的标准,如 802.16e、WiBro、Flash-OFDM、UMTS 和 TD-SCDMA。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。