AD MUX I/O架构提出了数据地址共用引脚的概念,从而减少了存储芯片的引脚数量,进一步节省了微处理器的系统成本。节省成本将给手机制造商带来巨大的竞争优势,特别是对于移动应用优势更加明显,因为成本是移动市场成功的关键。
AD MUX I/O架构准许无需增加引脚数量即可提高总线宽度,或者减少引脚数量不会降低性能。尺寸更小的机械封装外廓,电路板占位面积缩小,这两种优势降低了手机制造商的成本。
AD MUX I/O产品组合包括独立解决方案和子系统解决方案,这两种方案基于1位和每单元2位技术,准许在提高存储器密度的同时优化芯片尺寸,采用130nm和90nm制造工艺。该系列产品提供脉冲串模式和多存储库架构,采用LFBGA88 (8x10mm)、LFBGA107 (8x11mm)或VFBGA44 (7.5x5mm)封装。
对于独立的NOR闪存,密度从16- Mbit到64-Mbit的采用每单元1位技术;密度从128- Mbit到256-Mbit的采用每单元2位技术。
子系统解决方案初步包括下列组合:128Mb NOR 闪存 + 64-Mbit PSRAM (M36L0R7060L1/U1) 128Mb NOR 闪存 + 32-Mbit PSRAM (M36L0R7050L1/U1)。ST不久还将推出更多的子系统解决方案(64-Mbit 闪存 + 32-Mbit PSRAM, 64-Mbit 闪存 + 16-Mbit PSRAM, 32-Mbit 闪存 + 16-Mbit PSRAM),以充实这个产品系列的内容。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。