GE Fanuc智能平台发布GHz数字接收PMC/XMC模块

时间:2007-12-04
  ICS-8551 提供先的 ADC 性能双或四通道操作取样频率达 3.0 GHzXilinx Virtex-4 FPGA 便于用户开发10 MHz TCXO 取样频率参考振荡器

  GE Fanuc 智能平台近日发布了 ICS-8551 加固型 ADC PMC/XMC 模块,再次向业界证明了公司在高性能模数转换(ADC)解决方案方面的领导地位。ICS-8551专为严苛环境设计,提供双或四通道操作,四通道采样频率1.5 GHz,双通道采样频率 3 GHz, 适用于光谱监测、信号智能、战场通讯、雷达等方面的软件无线电(SDR)应用。

  高性能ADC 和 FPGA 的结合使 VHF 和 UHF 信号可以直接在 ICS-8551 上数字化并进行相应处理。而诸如数字下转换、FFT、过滤等算法可以通过板载 Xilinx Virtex-4 FPGA (XC4VFX60 或 XC4VFX100) 采用内置的硬件开发套件(HDK)实现。

  ICS-8551 拓展了我公司的软件无线电解决方案,使 XMC 规格的采样频率进一步提高。该产品的高性能、紧凑的结构和加固特性,使之成为军工和商用环境下要求严格的ADC应用的理想选择。

  为保证的应用能力,ICS-8551 为用户提供多8路高速串行I/O,传输速率高达3.125 GBytes每秒,与带XMC的载卡(如GE Fanuc智能平台的V4DSP前端信号处理器)进行通讯。64/66 PCI接口提供超过400 Mbytes每秒的持续数据传输能力,同时Pn4 用户 I/O端口允许用户定义到FPGA的点对点连接以减少中断延迟。64/66 PCI 和 Pn4端口可以应用到无法使用XMC接口的场合。

  ICS-8551 HDK 包括一个缺省的逻辑内核和一个数字下转换(DDC)IP内核。缺省逻辑内核的作用是使对FPGA的资源占用化,这样用户可以尽可能的开发自己的应用程序。逻辑内核包括一个A/D接口以及到高速串行输出和PCI总线的数据缓冲器(FIFO)。DDC内核使一个限带信号可以通过一个指定的中间频率(可编程)转换为基带频率,进行过滤、筛选后输出。输出选项包括高速串行输出或PCI总线。将来该产品还会在HDK里增加协议内核。

  ICS-8551 的软件开发套件(SDK)支持VxWorks, Linux 和 Windows操作系统。每个SDK包含一个内核级驱动、全API和"C"语言编写的应用示例代码。一个内置的闪存加载工具使用户可以将FPGA内核通过PCI总线加载到板上的闪存当中。



  
上一篇:恩智浦发布全新PCTV处理器SAA7164BE/SAA7163AE
下一篇:The MathWorks在 MATLAB®/分布式计算工具中推出增强功能

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料