Lattice半导体推出可编程、零延迟和单端通用缓冲ispClock5300S

时间:2007-12-20

  Lattice半导体公司推出其系统内可编程、零延迟和单端通用缓冲器件家族的款器件ispClock5300S,该器件具有四种操作配置,支持实现多时钟分布网络。

  ispClock5300S器件具有三个5位片上输出计数器,使之能从一个参考时钟生成多三个时钟频率。输出时钟频率范围高达267MHz。其高性能表现在:通用扇出缓冲器具有为100ps的引脚与引脚间时钟偏差,而与时钟斜度及频率无关;周期与周期间输出抖动小于70ps;周期抖动小于12ps(rms)。每一个时钟网络输出与参考输入之间的偏差可以通过插入156ps(超前或延迟)的延迟增量来进一步控制,从而补偿电路板时钟网络走线长度的差异。

  通用扇出缓冲器支持各种单端逻辑标准,包括LVCMOS、LVTTL、HSTL和SSTL;而参考输入支持单端或差分输入。输入端和每一个输出的阻抗可以分别调整以匹配布线的阻抗。

  作为款器件,12条输出线的ispClock5312S采用48引脚TQFP封装,包括商用(0°C to +70°C)和工业(-40°C to +85°C)两种温度级别的器件。



  
上一篇:德国英飞凌公司推出新手机微芯片
下一篇:Vishay的超薄白光MiniLED提供高亮度和低功耗

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料