Xilinx宣布开始向市场交付针对高性能数字信号处理(DSP)而优化的65 nm Virtex-5 SXT现场可编程门阵列(FPGA)器件的首批产品。SXT平台创造了DSP性能的行业新纪录——550MHz下性能达352 GMAC,而且动态功率较上一代90nm器件相比降低35%。此外,SXT平台还是个集成了串行收发器的DSP优化的FPGA产品系列。
通过三款可满足下一代无线和视频应用对超高DSP带宽和更低系统成本要求的新器件,Virtex-5 SXT平台进一步拓展了赛灵思公司的XtremeDSP™产品线。SXT平台——这一四款Virtex-5 FPGA平台中第三款的推出,意味着和竞争对手相比,赛灵思公司提前12个月为系统开发人员提供了的65nm工艺所带来的性能、功耗和成本优势。
“赛灵思公司率先倡导的针对不同领域优化平台的战略,在性能、功耗、成本和灵活性——这些帮助客户在高性能DSP市场上取胜的关键因素方面确立了行业标准。”赛灵思公司处理解决方案部副总裁和总经理Omid Tahernia说,“我们新推出的Virtex-5 SXT平台能够为更广泛的高端
增强DSP模块和高速串行连接提供的DSP性能
Virtex-5 SXT平台为无线WIMAX以及监控和广播等高分辨率视频等领域中的高性能数字信号处理应用提供了的DSP模块和逻辑资源比。增强的DSP逻辑片(DSP48E)包括一个25 x 18位乘法器、一个48位第二级累加和算法运算单元以及一个可扩展到96位的48位输出。更宽的数据路径和输出可支持更广泛的动态范围和更高的,同时还优化了对单浮点运算的支持,而所消耗的资源只有90nm FPGA的一半。
DSP48E逻辑片还包括了集成的层级路由,支持550 MHz全速下的并行处理,在规模的Virtex-5 SXT器件中,利用 640个DSP48E块可提供业界的352 GMAC DSP性能。其它功能还包括一个独立的C寄存器和一个扩展的第二级,这个第二级支持SIMD运算和模式检测,能够更高效地完成DSP实施。
SXT平台有多达16个低功耗3.2 Gbps RocketIO™串行收发器,可满足高性能DSP应用不断增强的I/O带宽要求,该串行收发器支持业界标准协议,如CPRI/OBSAI、HD/SDI、Serial RapidIO、PCI Express® 以及 Gigabit Ethernet等。其中,内建的协议模块和接口直接提供对PCI Express和Gigabit Ethernet的支持。
采用业界首创的65nm的三极栅氧化层技术,Virtex-5 SXT平台将总动态功耗降低多达35%,并保持较低的静态功耗,因此非常适用于需要较长电池寿命的国防和公共安全应用,例如手持软件无线电设备 。同时,增强的DSP48E模块在38%跳变率时仅消耗 1.4mW/100MHz(典型值),在3.2 Gbps速率下Virtex-5 RocketIO收发器消耗功率仅100mW。这些特点结合起来可以大大降低总体系统功率和成本。
Virtex-5 SXT器件的逻辑密度范围是35,000至95,000逻辑单元,专用DSP48E逻辑片范围是192至640片。该系列器件提供的系统集成度,使开发人员能够选择适用的功能组合来优化总体系统成本。同时,Virtex-5 SXT还提供了的存储器与逻辑资源比,可有效地实现视频处理和医疗图像应用中所需要的存储器密集的功能,多达10.3MB的存储器资源可提供达58 Tera-bits/s的集合带宽。有关Virtex-5 SXT系列器件的详细信息,请访问 www.xilinx.com/cn/virtex5.
价格和供货情况
赛灵思目前即可提供Virtex-5 SXT系列中等大小的SX50T 器件的工程样片,的SX35T和的SX95T器件样片将于未来四个月里提供。到2008年下半年为止,每千片SX50T器件的价格为299美元。为获得更大幅度的成本节约,赛灵思推出了Virtex-5 EasyPath 计划,在批量生产时可将成本降低达80%。
利用支持Virtex-5 SXT的ISE 9.1i设计软件和2007年2月底即将推出的版本的赛灵思System Generator for DSP和AccelDSP 工具套件,客户马上就可进行设计。同时,为Virtex-5 SXT器件提供支持的还有一个全面的设计生态系统,包括MATLAB、 Simulink、C/C++、VHDL和Verilog设计方法,针对基本和专用功能而优化的DSP算法库以及成品设计套件。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。