使用大容量FPGA元件来作ASIC设计的验证平台,目前在业界已是普遍的的做法不仅可以快速的确认ASIC逻辑设计是否正确外,也可以在设计早期作有限度的确认ASIC功能在真正的应用中是否符合所需,一般而言大型的ASIC设计在验证上主要的需求为FPGA容量的大小及输出入引脚的多少,FPGA的容量大可以让ASIC在设计时不需要为了FPGA容量过小而作切割,输出入引脚越多则可以提供越多信号输出以作为Debug之用方便信号监测,茂纶此款ASIC Prototyping Board无论在逻辑容量上或输出入引脚的数量都具有巨大的优势。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。