Cypress时钟发生器支持新兴Cell处理器应用

时间:2007-10-08

  时钟技术解决方案供应商赛普拉斯(Cypress Semiconductor)日前宣布推出一款时钟发生器,该器件专为Rambus公司的XDR(超高速数据速率)存储器系统和FlexIO处理器总线接口提供高性能时钟信号,并支持采用新型“Cell处理器”架构的相关应用。

  由IBM、Sony和Toshiba联合开发的Cell处理器针对当前媒体内容丰富的宽带环境(如游戏机、消费类电子产品和计算系统)所需的实时计算进行了精心优化。该处理器在单芯片上集成了9个处理器,并采用专门设计的速率为300gps的总线将这些处理器连接起来并集成到单个器件中。Rambus XDR存储器接口和FlexIO处理器总线接口共占用了90%的Cell处理器信号引脚,实现了前所未有的处理器I/O带宽,其速率达到100gps。

  赛普拉斯XDR时钟发生器(XCG)利用100MHz或133MHz的参考输入时钟可提供四个可编程差动输出,从而实现6.4GB/sec的XDR存储器系统和高达8.0GHz的FlexIO处理器总线。XCG还可支持扩频调制,因此能显著够降低时钟分布网络产生的EMI。新型XCG(CY24271ZXC)具有下列特性与功能:

·25 ps的典型周期对周期抖动;
·20 MHz偏移时-135dBc/Hz的典型相噪声;
·100或133MHz的差动时钟输入;
·300至800MHz的高速时钟支持;
·四个(开漏)差动输出驱动器
·支持各种倍频器:3、4、5、6、8、9/2、15/2和15/4;
·2.5V的电压工作。

  采用28引脚TSSOP封装的CY24271ZXC XCG现已供货。批量为1000件时,单价不足2.50美元。



  
上一篇:JK-DP50型数字降噪声处理器的工作原理及其应用
下一篇:基于RF2514的无线数字发射系统设计与应用

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关技术资料