SY87701VSC高速时钟和数据系统达到单端CMOS/TTL逻辑的带宽极限时,设计者不得不寻求其他逻辑替代方案。与LVTTL逻辑相比,当今的高速发射极耦合逻辑(ECL)具有真正的差分I/O和优越的偏斜、抖动和上升/下降时间,提供了一种令人信服的替代方案。正ECL(ECL)是当今低压系统中最常见的ECL实现方法。PECL逻辑电平参考最正轨(VCC),因此从ECL到PECL的转换很简单。PECL适用于5V系统,而低压PECL(LVPECL)适用于+2.5V和+3.3V系统。Micrel具有广泛的逻辑和时钟合成/生成系列,专门用于PECL和LVPECL操作。
类别:集成电路(IC)
家庭:时钟/计时-专用
类型:时钟和数据恢复(CDR)
输入:PECL,TTL
输出:PECL,TTL
频率-最大:1.25GHz
电源电压:3.15 V~3.45 V,4.75 V~5.25 V
工作温度:0℃~85℃
安装类型:表面贴装
封装/外壳:32-TQFP,32-eTQFP,32-HTQFP,32-VQFP
包装:托盘
供应商设备封装:32-EPAD-TQFP
3.3V和5V电源选项
时钟和数据从32Mbps恢复到1.25Gbps NRZ数据流,时钟生成从32Mbps到1.25Gbps
符合Bellcore、ITU/CCCITT和ANSI规范,适用于OC-1、OC-3、OC-12、ATM、FDDI、光纤通道和千兆以太网等应用以及专有应用
两个片上PLL:一个用于时钟生成,另一个用于恢复时钟
可选择的参考频率
差分PECL高速串行I/O
线路接收器输入:无需外部缓冲
链路故障指示
100K ECL兼容I/O