供应BDX53C,原装

地区:广东 深圳
认证:

深圳市赛明电子有限公司

普通会员

全部产品 进入商铺

 与核无关的软件感知架构 

       在各个领域的嵌入式系统设计中,最繁琐和费时的不是硬件平台的设计而是软件设计,往往要花70%的资源和时间在软件上。实现代码效率和开发效率之间的平衡,性能与灵活性、易用性之间的平衡,成为嵌入式处理器供应商之间争相竞逐的领域,这正是软件感知架构Layerscape至关重要的原因所在。Layerscape是一个以软件和编程能力为主的方法,也是一个与核无关的架构,既可以用Power Architecture也可以用ARM。它可以帮助工程师通过性能优化的代码和软件,充分利用和轻松挖掘架构能力,其也被誉为下一代QorIQ平台的基础。
        Layerscape的架构如图2所示,其采用逻辑方式被划分为通用式处理层(GPPL)、加速包处理层(APPL)和快递包I/O层(EPIL)3个层次。其中,通用式处理层包括任意类型的处理器(同时支持Power Architecture或ARM内核);加速包处理层包含包处理单元,如硬件加速器、可编程引擎或者两者的组合;快递包I/O层提供支持L2+交换功能的所有网络接口之间真正具有决定性的线速性能,并且包含芯片的网络数据接口,如Gb以太网,Interlaken、RapidIO和PCI Express等。Layerscape架构能将开发团队最为重要和最具价值的方面保留下来:即独具特色的软件。这不仅可以降低研发投资成本,还能加速上市时间,并具有很好的灵活性。


型号/规格

BDX53C

品牌/商标

ST(意法半导体)