图文详情
产品属性
相关推荐
这款 ADC 内核采用多级、差分流水线架构,并集成了输出纠错逻辑。ADC具有宽带宽输入,支持用户可选的各种输入范围。集成基准电压源可简化设计。模拟输入和时钟信号是差分输入。ADC数据输出通过交叉多路复用器 (mux) 内部连接到四个数字降频转换器 (DDC)。各DDCzui多由五个级联信号处理级组成:48位频率转换器、数字控制振荡器 (NCO) 以及zui多四个半带抽取滤波器。NCO可以在通用输入/输出 (GPIO) 引脚上选择预设频段,zui多可以选择三个频段。AD9699在DDC模式之间的运行可通过串行外设接口 (SPI) 可编程配置文件进行选择。
除DDC模块外,AD9699还具备其他功能,能够简化通信接收机的自动增益控制 (AGC) 功能。可编程阈值检测器支持通过ADC的寄存器0x0245的快速检测控制位监测进入的信号功率。如果输入信号电平超过可编程阈值,则快速检测指示器变为高电平。由于阈值指示器的延迟极短,因此用户可快速降低系统增益,以避免模数转换器输入端发生超量程情况。除快速检测输出外,AD9699还具有信号监控功能。信号监控模块提供关于ADC正在数字化的信号的额外信息。AD9699BBPZRL-3000 AD9699BBPZRL-3000 AD9699BBPZRL-3000
AD9699BBPZRL-3000
Analog Devices
BGA-196
584-AD9699BBPZRL3000
14 bit
1 Channel
SPI
- 20 C
+ 100 C