瑞萨电子涉足少引脚 RISC-V MCU

时间:2024-03-27
  Resasas 已将其内部开发的 32 位 RISC-V 内核放入少引脚通用 MCU 系列中。
  瑞萨 inHouse risc-v-core-block去年 11 月宣布的核心实现可以容纳各种标准 RISC-V 选项,瑞萨电子在其中添加了自己的选项,包括:用于防止恶意软件的堆栈监视器寄存器、提高平均执行吞吐量的动态分支预测单元以及上下文- 节省寄存器组以加速中断响应。
  可以为低引脚数封装实现两线紧凑型 JTAG 调试,并且可以添加性能监视器寄存器以进行基准测试以及指令跟踪单元。
  新的微控制器称为 R9A02G021 系列,采用具有 16 至 48 个焊盘的封装:2 x 2 毫米 16 焊盘 WLCSP 和 4 x 4 至 7 x 7 毫米的 QFN,具有 24、32 或 48 个焊盘 - 这四个焊盘中的每一个都有一个部件号包。
  它们实现了 RV32I 指令集,并包括两线 JTAG 和该公司的核心本地
  中断控制器 (CLIC)
  时钟频率高达 48MHz,可提供 3.27Coremark/MHz,功耗为 162μA/MHz,或在 4μs 唤醒的待机状态下为 300nA。工作电压超过 1.6 至 5.5V,温度为 -40 至 125°C。
  瑞萨 R9A02G021 RISC_V 模块
  有 128kbyte 的指令闪存、4kbyte 的数据闪存和 16kbyte 的 RAM,以及 12 位 ADC、8 位 DAC 和串行通信(包括 UART、SPI 和 I 2 C) 。
  该公司的“SAU”外设还可实现多达六个简化的 SPI 接口、多达三个以上的 UART 或多达六个简化的 I 2 C 接口,具体取决于封装尺寸。
  为了吸引更多熟悉架构的潜在采用者,瑞萨电子从一开始就提供了大量支持,其 e 2 studio 基于 Eclipse 的 IDE(集成开发环境)提供了代码配置器和 LLVM 编译器。
  “IAR 还提供完整的开发环境,包括其 Embedded Workbench IDE 和 I-jet 调试探针,以及 Segger 的 Embedded Studio IDE、J-Link 调试探针和 Flasher 生产编程器,”它表示。
上一篇:水晶光电2023年全年净利润为6亿元
下一篇:诚志永华2.4亿元收购日本DIC千项专利资产

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。