赛灵思推TD-SCDMA数字前端 可缩短开发时间

时间:2007-06-22
      2007年6月20日消息,赛灵思今天宣布与射频算法开发商Multiple Access Communications (MAC) Ltd公司合作推出基于Xilinx System Generator for DSP工具的TD-SCDMA数字前端(DFE)参考设计解决方案。新推出的参考设计解决方案可大大缩短TD-SCDMA DFE射频应用中复杂数字算法的开发时间。TD-SCDMA DFE参考设计解决方案包括参考设计实例、全速工作演示以及全面的IP库(包括针对数字上变频器(DUC)和数字下变频器(DDC)功能而优化的System Generator IP模块)。利用这一参考设计解决方案,用户可构建适用于多种基站配置的3GPP兼容DFE设计。 

      TD-SCDMA DFE参考设计解决方案一方面为开发人员减少了设计风险,同时也为数字射频应用提供了从概念到生产快速面市的途径。IP库中隐含的信号处理功能,可保证满足3GPP的标准,对IP库用户来说,这些功能的复杂性被隐藏起来,因此方便他们迅速上手。考虑到每小区单载波单天线到6载波8天线的多种天线和载波配置的复杂性,使用这一方法可使开发人员节约数月/人的算法开发时间和数年/人的硬件开发时间。 

      中国TD-SCDMA技术论坛秘书长陈昊飞博士说:“作为论坛的成员和惟一的PLD供应商,赛灵思对中国TD-SCDMA技术应用有着长期的承诺,并举办了相关技术活动来支持、开发和拓展该技术的应用。对赛灵思TD-SCDMA DFE参考设计解决方案进行评估之后,我们确信,在开发从单载波到多载波多种不同配置的、兼容TD-SCDMA标准的无线基站产品时,这一解决方案可帮助中国企业缩短产品的面市时间。 

     “赛灵思和MAC公司合作提供的这一参考设计解决方案为开发TD-SCDMA射频子系统的OEM厂商提供了巨大的优势, 可帮助他们大大缩短产品上市时间。” 赛灵思亚太区无线基础设施系统架构师温得敏博士说,“随着运营商不断致力于降低资金投入和运营成本,无线OEM厂商希望能充分发挥FPGA的作用,为数字射频应用带来更低的成本和更高的灵活性。同时他们也在寻求能够随着TD-SCDMA演化而扩展的系统架构,从而可以满足对更高性能和更大系统吞吐能力的需求。”
上一篇:Vista时代 威刚携DDR2 800内存占尽先机
下一篇:炬力与矽玛特全面和解

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。