MIPS推出业界首款完全可合成的32位处理器内核

时间:2007-06-22
       MIPS科技日前宣布,推出下一代基于创新嵌入式微架构的处理器内核系列。MIPS32 74K内核是业界款完全可合成的32位处理器,能在TSMC 65nm工艺实现超过1 GHz的工作频率。MIPS长期授权商Broadcom公司已于1月份率先获得了74K内核授权,以继续推动其下一代面向商业、消费者和服务提供商市场的解决方案。 
      MIPS-Verified 74K内核是为数字和互联家庭的量产应用专门设计的,包括DTV、机顶盒、下一代DVD播放器/刻录机、宽带接入、PON、住宅网关和VoIP等所有MIPS占主导地位的市场。74K内核系列能与普通标准单元、存储器和EDA设计流程兼容,无需额外的物理IP或昂贵的结构化逻辑和定制设计流程。该处理器系列是为提供超强性能水平和满足今天复杂的SoC设计对尺寸和功率要求而优化设计的。
      Linley Group首席分析师Linley Gwennap表示:“74K内核系列采用了之前从未在可合成内核中应用过的先进微架构技术,为授权设计提供了新的性能水平。MIPS能够在提供高性能的同时优化尺寸和成本,为SoC设计师提供满足下一代性能需要的有效选择。”
      MIPS科技亚太区副总裁Mark Pittman表示:“数字设备的快速融合和IPTV、HD DVD、Blu-ray光盘和802.11n等新兴消费市场的出现,推动了对高性能、低系统成本和低功耗的需求。74K内核系列以同类产品中最小的尺寸提供了极高的性能和功效,有助于客户大大地缩短其设计周期,为市场带来了新一代强大的MIPS-Based产品。”
创新的微架构:为提高性能而优化
       MIPS科技通过设计针对嵌入式市场的先进微架构,优化了74K处理器内核,使其获得突破性的性能和尺寸及功效。这一革命性的内核技术可与业界标准的24K、24KE和34K处理器软件和系统接口兼容,有助于SoC设计师利用他们现有的硬件基础设施。
      先进的流水线设计限度地提高频率和架构性能
      与传统的方式相比,74K内核采用了独特的无序分发和非对称双发组合的17段流水线,有助于实现更高频率、更高性能却只需更小面积和功耗的解决方案。无序指令分发使74K内核比有序处理器可执行多个指令,显著提高了性能和效率,甚至对现有二进制码也是如此。高效执行现有二进制的能力,结合使用原先的MIPS处理器内核相同的系统接口,有助于74K内核系列的无缝升级。
增强的DSP特性有助于提高性能
74K内核还采用增强的DSP指令,能够提高性能、降低功耗并在处理器中增加更多信号处理功能。MIPS DSP ASE修订2中的附加DSP指令可消除许多音频、视频和VoIP应用对独立DSP核的需求,从而减少芯片尺寸和系统成本并缩短设计周期。
74K内核结合了更高的频率、双发功能和增强的DSP指令,使各种DSP内部环路的速度比24KE内核提高了 60%。
74K内核的主要特性:
·高性能浮点单元
·两条流水线支持非对称双发
·先进的分支预测
·3 个 256 入口分支历史表
·8 个入口回程预测栈
·广泛的低功耗时钟选通:精细度、块级、
·支持 L2 高速缓存 —— 包括MIPS SOC-it L2高速缓存控制器
关于MIPS32 74K内核系列
74K内核系列包括两款产品:74Kc基础整数内核和74Kf内核,后者增加了完全符合IEEE 754规范的高性能浮点支持。这两款74K内核都具有CorExtend功能,有助于SoC设计师增加其专有指令和紧密连接的硬件。
上一篇:创新“智能尘埃”成为焦点,无线传感器技术各大领域部署全面展开
下一篇:ADI发布新型电容数字转换器,提高便携设备触控灵敏度

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。