赛灵思推出完整FPGA解决方案简化存储器接口设计

时间:2007-06-11
     可编程解决方案厂商赛灵思公司(Xilinx, Inc.)日前宣布推出支持DDR2 SDRAM接口的低成本Spartan-3A FPGA开发套件、支持多种高性能存储器接口(I/Fs)的Virtex-5 FPGA开发平台(ML-561),以及存储器接口生成器(MIG)软件1.7版本。这些完整的解决方案使FPGA用户能够快速实施并验证在不同数据速率和总线宽度下的专用存储器接口设计,从而加快产品的上市时间。

      赛灵思存储器接口解决方案采用了已经量产的90nm Spartan-3A和65nm Virtex-5 FPGA,支持的总线带宽是目前任何其它FPGA解决方案的两倍。低成本存储器接口可以利用I/O优化的Spartan-3A FPGA系列快速实现,而Virtex-5 FPGA内建75皮秒校准电路、能够在任意一侧连接存储的灵活的I/O接口、以及可以把串扰减至最小的创新的封装,可保证宽存储器接口可靠工作,从而提供的带宽。

     开箱即用的低成本Spartan-3A FPGA开发套件

     支持DDR2 SDRAM接口的Spartan-3A FPGA开发套件可以使设计人员在开箱一小时内就建立一个可运行的DDR2 SDRAM接口。开发套件中包括了完成一个低成本设计所需的所有部件:

      支持多种存储器接口的高性能Virtex-5 FPGA开发板

      基于Virtex-5 FPGA的开发平台(ML561)提供多种高性能存储器接口,以及包含深入的ChipScope Pro演示文件的硬件验证参考设计,支持快速实施和验证带宽的存储器接口:

      提供设计灵活性和易用性的存储器接口生成器(MIG)

      存储器接口生成器(MIG)是一款的、用户友好的可参数化软件工具,可以非加密RTL形式生成用于赛灵思FPGA、DDR2/DDR SDRAM、QDR II SRAM和RLDRAM II接口的存储器接口设计。MIG支持多种存储器架构、器件和封装组合,使系统设计师可灵活方便地完成设计定制。MIG与赛灵思内核生成器(Xilinx CORE Generator)软件相集成,可通过图形化用户界面提供RTL源文件和约束文件,从而为用户提供灵活性。设计以模块化格式生成,提供了清晰的物理层、用户接口和控制器模块,从而为用户提供了简化的验证能力。

      价格和供货情况

      用于DDR2 SDRAM接口的低成本Spartan-3A开发套件目前即可供货,价格为235美元。基于Virtex-5 FPGA的ML-561平台目前即可供货,价格为5,995美元。

上一篇:Ramtron推出业内首款非易失性状态保持器
下一篇:安捷伦信号源分析仪实现10倍的测量吞吐率增长

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。