ST使用CADENCE SPACE-BASED ROUTER实现65纳米混合信号设计流片

时间:2007-01-29
Cadence设计系统公司最近宣布,意法半导体(ST)使用Cadence Space-Based Router已实现了65纳米,下一代混合信号通信设计的成功流片,并且以改进的布线、设计能力和制造能力实现了更快速流片。
在65纳米及以下级别,需要采用复杂的设计规则解决设计密度、电气性能目标和对于制造的影响。较早期的布线器完全无法跟上这些规则。Cadence全新的Space-Based Router拓展了自动化布线技术,采用无网格的,三维的,基于空间的架构,突破了基于形状的网格式布线。这为工艺提供了出色的建模,解决越来越互相倚赖的设计约束,在设计阶段初期就提供的控制和突出的成果。
Cadence Space-Based Router还具备增量式内部电气分析、可制造性设计(DFM)和高成品率(DFY)优化等特性,尤其适合高性能、定制数字和混合信号设计。
“Cadence布线解决方案已帮助我们解决了复杂的模拟/RF芯片的互连问题,限度地提高了我们的定制、模拟和混合信号设计生产力。”意法半导体模拟/RF CAD经理Jean-Paul Morin说,“Space-Based Router能够对周边形状配置进行建模,这对于我们最近的一个65纳米RF混合信号芯片的流片至关重要,为我们提供了的制造建模和约束系统,以及高容量的布线功能。”
“诸如ST等正在从事65、45纳米及更低级别设计的公司正面临着重大的设计和制造问题,包括收敛时间、工艺多样性和复杂的设计规则。”Cadence制造建模与实现部副总裁Richard Brashears说,“我们正看到采用CadenceSpace-Based Router的ST及其它合作伙伴正接连取得成功,这表明它对于解决那些复杂而苛刻的问题有着广泛的适用性。”
 
上一篇:意法半导体四季获利增长51% 营收24.8亿美元
下一篇:PMC-Sierra在上海扩大销售与研发中心 加强在中国的业务开展

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。