如图所示为由OPA660与缓冲放大器BUF600构成的比较(低抖动)电路。比较器电路的基准电压由电位器R2设定(R2也可用于失调调节),信号电压VI经过150Ω电阻加到OPA660内部+1放大器输入端5脚,由+1放大器6脚输出到OTA的2脚。2脚与3脚两个信号比较,当2脚电压>3脚电压时,OPA660输出端8脚为高电平;反之,当2脚电压<3脚电压时,OPA660输出端8脚为低电平。OPA660输出端8脚信号再经过缓冲放大器BUF600输出。传输延时时间为5nS;上升时间为1.5ns。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
I1为负、I2为正时的对数变换功能电路(对数放大器4127)
日期:2008-04-05
由OPA2662构成的单端输入、双端输出差分线驱动器电路
日期:2008-04-03
由对数放大器4127构成的反对数电路
偏移电压调整差分放大器电路图
日期:2010-12-12
长尾式差动放大电路图
日期:2009-12-11