如图所示为由LF198与LM122H构成的乘积检波器的部分电路。同步时钟输入到两个LM122H组成的级联定时器电路,将同步时钟转换为所需宽度的脉冲(图中为10μs),加到LF198的“LOGIC”端(8脚)作为采样保持控制信号。信号输入LF198的3脚。输入信号包含大量幅度高于有用信号的噪声成分,经过检波器后,输出信号巾的噪声被滤除,输出的是纯净的信号。R3的取值应使6脚电压为0~3V。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。
采样保持放大器AD781与AD674的接口电路
日期:2008-04-01
采样保持放大器AD9100超高速跟踪保持放大器
两个采样保持放大器LF398构成的阶梯波发生电路
日期:2008-04-02
由SMP04与运放构成的具有保持控制的正、负峰值检波电路
采样保持放大器AD9101的基本连接电路