组合逻辑
组合
逻辑电路 组合逻辑电路由基本逻辑“与非”、“或非”或“非”门组成,这些门“组合”或连接在一起以产生更复杂的
开关电路。这些逻辑门是组合逻辑电路的构建块。
组合电路的一个示例是解码器,它将其输入处存在的二进制代码数据转换为多个不同的输出线,一个在其输出处产生等效的十进制代码。
组合逻辑电路可以非常简单或非常复杂,任何组合电路都可以仅使用NAND和NOR门来实现,因为它们被归类为“通用”门。
指定组合逻辑电路功能的三种主要方法是:
1. 布尔代数 – 形成代数表达式,显示逻辑电路对每个输入变量 True 或 False 的操作,从而产生逻辑“1”输出。
2. 真值表 ——真值表通过提供一个简洁的列表来定义逻辑门的功能,该列表以表格形式显示逻辑门可能遇到的输入变量的每个可能组合的所有输出状态。
3. 逻辑图 ——这是逻辑电路的图形表示,显示每个逻辑门的接线和连接,由实现逻辑电路的特定图形符号表示。 所有这三个逻辑电路表示如下所示。
组合逻辑
由于组合逻辑电路仅由单独的逻辑门组成,因此它们也可以被视为“决策电路”,组合逻辑是将逻辑门组合在一起以处理两个或多个信号,以便根据以下公式产生至少一个输出信号:每个逻辑门的逻辑功能。
由执行所需应用的各个逻辑门组成的常见组合电路包括 多路
复用器、解复用器、编码器、解码器、全加器和半加器等。 组合逻辑的分类
组合逻辑电路
组合逻辑常见的用途之一是在
多路复用器和解复用器类型电路中。这里,多个输入或输出连接到公共
信号线,并且逻辑门用于解码地址以选择单个数据输入或输出开关。
多路复用器由两个独立的组件组成,一个逻辑解码器和一些固态开关,但在我们更详细地讨论多路复用器、解码器和解复用器之前,我们首先需要了解这些设备如何在设计中使用这些“固态开关” 。