并联通道的连续性检验电路原理图

出处:computer00时间:2011-09-01

  输入网络由R1、R2、R3和实验电路组成。这个网络为Q1A的基极提供了一个输入电压,其电平取决于实验电路的电阻值。加到差动放大器的一边上的射极输出器Q1A的输出与由R10和R11产生的基准电压比较,并由射极输出器QtB使之与差动放大器晶体管Q2B隔离开来。在Q2A集电极上的差动放大器输出,用来激励电平指示器Qs.此指示器基准电平由齐纳二极管D1保持恒定。当实验电路的电阻大于标称值时,Q3集电极上的输出为一正电压,小于标称值时,输出为低电位。

并联通道的连续性检验电路



  
上一篇:简易耐压测试器电路
下一篇:方波对称检波器电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图