采用SCF的仪用放大器电路原理图

出处:chunyang时间:2011-08-25

采用SCF的仪用放大器电路原理图

  输入差信号频率应为时钟频率的一半以下,片内时钟电路产生的时钟频率由16与17脚接的电容C3所决定,当电容为0.01μF时,频率约为500Hz这时可得CMRR(共模抑制比)大于120dB。
  如图所示,A2类似于反向输入放大器,曾以为1,A2采用LT1013时,其Vos=150μV,由于差信号加在LT1403的7,13脚,则同相输入电压范围为+5V~-5V。



  
上一篇:信号幅度比较原理
下一篇:S700高频板电路的简单应用

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图