电容耦合式相位鉴频器电路的简单介绍

出处:sillboy时间:2011-08-25

电容耦合相位鉴频器电路
 

电容耦合相位鉴频器
  图(a)是电容耦合相位鉴频器的基本电路。两个回路相互屏蔽。图中Cm为两回路间的耦合电容(耦合指信号由级向第二级传递的过程,一般不加注明时往往是指交流耦合。耦合常数是指耦合电容值与第二级输入阻抗值乘积对应的时间常数。),其值很小,一般只有几个皮法至十几个皮法。
  耦合回路部分单独示于(b),设C1=C2=C,L1=L2=L,其等效电路示于(c)。根据耦合电路理论可求出此电路的耦合系数为:

公式


  
上一篇:比例鉴频器电路特性
下一篇:常用运算放大器电路

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图