基于CC4024计数器构成可选分频系数延时电路

出处:sushangwen时间:2011-08-24
  CC4024是7位二进制串行计数器。所有的计数器为住从触发器。计数器在时钟下降沿进行计数。CR位高电平时,对计数器进行清零,由于在时钟输入端使用撕密特触发器。对脉冲上升和下降时间的无限制,所有输入和输出均经过缓冲。
  可选分频系数的延时电路由两片7位二进制串行计数器CC4024、可控脉冲源(门1、 2组成)及输入、输出等控制电路构成。
 
CC4024构成的可选分频系数延时电路


  
上一篇:基于CXA1191集成电路制作德生牌收音机电路
下一篇:采用晶体管设计调频-调幅转换器电路

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图