当Vo被在Q1或Q2的集极C对地取出时,称为单端Single ended或不平衡输出Unbalance Output。单端较差动输出之幅度小一倍,使用单端输出时,共模讯号不能被抑制,因Vi1与Vi2同时增加,VC1与VC2则减少,而且VC1=VC2,但Vo =VC2,并非于零(产生零点漂移)。
但是加大RE阻值可以增大负回输而抑制输出,并且抑制共模讯号,因Vi1=Vi2时,Ii1及Ii2也同时增加,IE亦上升而令VE升高,这对Q1和Q2产生负回输,令Q1和Q2之增益减少,即Vo减少。
当差动讯号输入时,Vi1 = -Vi2,IC1增加而IC2减少,总电流IE = IC1 + IC2便不变,因此VE也不变,加大RE电阻值之电路会将差动讯号放大,不会对Q1及Q2产生负回输及抑制。
免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。