AD9850构成时钟发生器及其应用电路图

出处:nedask时间:2010-02-23
  用AD9850 构成的基本时钟发生器电路。图中DAC 正输出IOU T驱动2008 42MHz 低通滤波器,而滤波器后面又接了一个2008 负载, 使等效负载为1008。

AD9850构成时钟发生器及其应用电路图



  图:AD9850构成时钟发生器及其应用电路图

  滤波器除去了高于42MHz 的频率。滤波器输出接到内部比较器输入“+ ”。DAC 互补输出电流驱动1008 负载,DAC 两个输出间的100k8 分压输出被电容去耦后, 用作内部比较器的参考电压。在ADC 采样时钟频率须由软件控制锁定到系统时钟时, 上面AD9850 构成的时钟发生器可以方便地提供这样的时钟。

  


  
上一篇:ad574应用电路图
下一篇:AD9850 在扩频接收器中的应用电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图