RF2324构成的1880MHz内部集电极偏置放大器应用电路图

出处:c555时间:2010-01-25
  如图所示为由RF2324构成的1880MHz内部集电极偏置放大器应用电路。射频信号(RF)由3脚输入,经过前置放大器、末级功率放大器放大后由7脚输出。3脚与内部放大器直接耦合,因此外加一个10pF的隔直耦合电容,在1880MHz工作时匹配阻抗为50Ω。7脚为集电极开路的输出端,可以通过扼流圈或匹配电感接到电源Vcc,该脚典型匹配阻抗为50Ω,外接输出匹配网络使放大器输出阻抗与之匹配,以获得输出功率和效率。1脚为功率降控制端。当VPD=2.8V±0.1V时(IPD典型值为8.5mA)电路工作;当VPD<0.9V时电路关闭。VPD要求外加RF旁路电路。

RF2324构成的1880MHz内部集电极偏置放大器应用电路图



  


  
上一篇:POS CDMA/TDMA PA驱动放大器RF2324引脚图
下一篇:集成放大器电路图

免责声明: 凡注明来源本网的所有作品,均为本网合法拥有版权或有权使用的作品,欢迎转载,注明出处。非本网作品均来自互联网,转载目的在于传递更多信息,并不代表本网赞同其观点和对其真实性负责。

相关电路图